フルタイム

シニア・アナログ検証エンジニア

職務概要
シニア・アナログ検証エンジニアは、アナログおよびミックスドシグナル回路の設計が仕様と性能基準を満たしていることを保証し、アナログ検証作業をリードする責任を担っています。この職務では、実践的な検証作業と検証プロジェクトのリーダーシップの両方が求められ、設計プロセスを最適化し、最高の品質基準を確保するために、部門横断的なチームと協力します。


主な責務

  • ブロックレベルからフルチップまでの複雑なアナログおよびミックスドシグナル設計のアナログ検証作業をリードする。
  • 設計仕様に基づくテストベンチ、検証環境、検証プランの作成など、アナログ検証戦略の策定と実施。
  • アナログ回路やシステムの正しさ、ロバスト性、性能を保証するためのシミュレーションを行う。
  • カスタム検証ツールと自動化スクリプトを開発し、効率とカバレッジを向上させる。
  • シミュレーション結果を分析し、問題をデバッグし、設計チームと協力して矛盾を解決し、設計品質を向上させる。
  • 設計、CAD、その他の検証チームと協力し、検証活動を設計目標に合わせる。
  • アナログ検証プロセスの検証方法論とベストプラクティスを開発し、管理する。
  • 若手の検証エンジニアを指導し、技術的なリーダーシップとサポートを提供する。
  • シミュレーション結果のレビューと検証。
  • デザインチームと緊密に連携し、デザインの最適化や改善の可能性についてフィードバックを提供する。
  • テストレポート、カバレッジ分析、検証サインオフなど、検証関連の文書化をリードします。

 

主な資格

  • 電気工学、電子工学、または関連分野の学士号。修士号/博士号があれば尚可。
  • 少なくとも5~7年のアナログまたはミックスドシグナル検証の経験、できれば上級職の経験。
  • シミュレーションやカバレッジ解析を含むアナログ検証手法の専門知識
  • Spectre、HSPICE、またはその他の業界標準ツールを使用したアナログおよびミックスドシグナルシミュレーションの経験が豊富であること。
  • カスタムアナログ検証テストベンチおよびメソドロジーの作成経験
  • MATLAB、Verilog-Aなど、波形解析やデバッグのためのツールに精通していること。
  • 複雑なシステムのトップダウン検証を含む階層的アナログ検証の経験
  • Python、Perl、TCLなどのスクリプト言語に習熟し、検証作業を自動化し、効率を向上させることができる。
  • 既存のシミュレーションフローを補強するためのカスタム検証スクリプトやツールを作成する能力。